Ethernet, IP, TCP/UDP 헤더 소개 : Packet Header: Ethernet, IP & TCP/IP 아래 그림은 Ethernet 헤더부터 IP 헤더, 그리고 TCP/UDP 헤더를 통해 패킷의 응용을 어떻게 구별하는지를 그 과정을 보이고 있습니다. L2: Ethernet Header Ethernet 헤더는 Destination MAC Address(6B), Source MAC Address(6B) 그리고 Ethernet Type(2B)로 구성이 됩니다. 그리고 위 그림과 같이 Ethernet Type의 값이 1536(0x60.. [통신] 2012.09.11
TCP/IP 패킷 구조 1. I.P 구조 설명 2. ARP 구조 설명 3. TCP 구조 설명 4. UDT 구조 설명 5. RIP 구조 설명 6. BOOTP 구조 설명 7. TFTP 구조 설명 TCP_IP 구조.pdf [통신] 2012.09.10
RS232와 비교하여 RS422, RS485는 어떻게 다른가? RS 232는 RS422나 RS 485와는 달리 오늘날 PC 사용이 증가하면서 널리 알려져 있습니다. 이들은 제어 시스템 및 데이터 전송 용도로 사용되고 있습니다. (소량, 100 Mb/s 이하). RS 232와 RS 422, 485의 가장 큰 차이는 뭘까요? RS 232 신호는 지면에 대한 전압에 따라 나타납니다. Ground Signal(전압에 따른) .. [통신] 2012.09.07
UART에서 Overrun Error 란? UART Overrun Error What is meant by Overrun error in UART and what considerations should be taken to overcome it? Overrun error occurs when another byte of data arrives even before the previous byte has not been read from the UART's receive buffer. This is mainly due to time taken by CPU to service the UART interrupt in order to remove characters from receive buffer. If the CP.. [통신] 2012.09.05
MUX(multiplexer) 다중화 장치란? mux and MUX ; 다중화 장치 (어떤 경우에는 다중사용자가 벌이는 텍스트 게임) 통신시스템에서 mux[먹스]는 멀티플렉서(multiplexor)의 약자로서, 하나의 채널에 여러 개의 신호를 실어보내는 장비이다. 다중화는 n개의 입력회선으로부터 데이터를 다중화하여 고용량 데이터 링크로 보내고, 수신 .. [통신] 2012.09.03
[네트워크] Packet의 구조 패킷 구조는 아래 그림과 같다 Ethernet frame 구조 - Preamble : 패킷(프레임) 동기등을 위해 각 프레임의 헤더 맨 앞에 붙이는 영역 - SFD(Start of frame delimiter) : 프레임의 시작부근에서 프리엠블 바로 뒤에 붙어지는 10101011로 구성된 1byte 짜리 비트열이다. SFD비트열 부근부터 바이트 단위로 구성되.. [통신] 2012.08.22
UART bit stream 구조 Data Transmission It consists of a start bit, 5 to 8 data bits, an optional parity bit and 1 to 2 stop bits, which can be specified by the line control register. The transmitter can also produce the break condition, which forces the serial output to logic 0 state for one frame transmission time. This block transmits break signals after the present transmission word is transmit.. [통신] 2012.08.14
7:1 LVDS Interface Requirement 7:1 LVDS Interface Requirement The 7:1 LVDS interface is a source synchronous LVDS interface. Seven data bits are serialized for each cycle of the low-speed clock as shown in Figure 1. Typically, the interface consists of four (three data, one clock) or five (four data, one clock) LVDS pairs. The four pairs translate to 21 parallel data bits and five pairs translate to 28 para.. [통신] 2012.08.10
Interfacing Between LVPECL, VML, CML, and LVDS Levels Microchip社 홈페이지에서 a designer would need to handle the 3.3V challenges 라는 문서를 가져왔습니다. Tips ‘n Tricks 이란 이름으로 링크가 걸려있는 그 문서의 내용 몇가지를 살짝 맛봅시다. 알림! 이 포스트에는 문서를 보고 개인적으로 해석? 및 이해한 내용이 담겨있지만. 잘못된 해석은 오히려 문.. [통신] 2012.08.09
dB와 dBm은 뭐가 다를까? 아직 설계경험이 부족해서 dB와 dBm을 헷갈려하는 경우를 많이 보게 됩니다. 아마도 헷갈리는 이유는 우선 dB 자체에 대한 개념의 모호함에서 기인한 것이 대부분인듯 합니다. 앞에서 언급한 dB단위는 왜 쓸까? 를 읽어보면 대략 dB란 무엇이며, dB 자체의 특성을 아실 수 있을 겁니다. 그리고.. [통신] 2012.08.03