Ethernet, IP, TCP/UDP 헤더 소개 : Packet Header: Ethernet, IP & TCP/IP 아래 그림은 Ethernet 헤더부터 IP 헤더, 그리고 TCP/UDP 헤더를 통해 패킷의 응용을 어떻게 구별하는지를 그 과정을 보이고 있습니다. L2: Ethernet Header Ethernet 헤더는 Destination MAC Address(6B), Source MAC Address(6B) 그리고 Ethernet Type(2B)로 구성이 됩니다. 그리고 위 그림과 같이 Ethernet Type의 값이 1536(0x60.. [통신] 2012.09.11
TCP/IP 패킷 구조 1. I.P 구조 설명 2. ARP 구조 설명 3. TCP 구조 설명 4. UDT 구조 설명 5. RIP 구조 설명 6. BOOTP 구조 설명 7. TFTP 구조 설명 TCP_IP 구조.pdf [통신] 2012.09.10
RS232와 비교하여 RS422, RS485는 어떻게 다른가? RS 232는 RS422나 RS 485와는 달리 오늘날 PC 사용이 증가하면서 널리 알려져 있습니다. 이들은 제어 시스템 및 데이터 전송 용도로 사용되고 있습니다. (소량, 100 Mb/s 이하). RS 232와 RS 422, 485의 가장 큰 차이는 뭘까요? RS 232 신호는 지면에 대한 전압에 따라 나타납니다. Ground Signal(전압에 따른) .. [통신] 2012.09.07
BT 656 Video Interface intersil의 BT 656 자료인데 상당히 친절한 자료라 올려둡니다. ccir656-8bit-ravanoir.pdf [카메라·영상] 2012.09.07
UART에서 Overrun Error 란? UART Overrun Error What is meant by Overrun error in UART and what considerations should be taken to overcome it? Overrun error occurs when another byte of data arrives even before the previous byte has not been read from the UART's receive buffer. This is mainly due to time taken by CPU to service the UART interrupt in order to remove characters from receive buffer. If the CP.. [통신] 2012.09.05
패리티 비트(parity bit)를 사용한 에러 검출방법 Truth table을 보시면 이해가 되실건데... A,B 2개의 입력이 각가의 게이트에 들어간다면 XOR는 다음과 같습니다. A B Y 0 0 0 0 1 1 1 0 1 1 1 0 쉽게 말해 1 이 홀수 개 일때는 1, 짝수개 일때는 0 입니다. 어떤 2진수를 사용하던지 1의 갯수만 상관이 있으니까 비교를 기능을 사용할 수 있습니다. XNOR는 .. [알고리즘] 2012.09.05
[Mentor Graphic] Verification Academy webinar http://verificationacademy.com/course-modules/uvm-ovm-verification/basic-uvm-universal-verification-methodology [FPGA] 2012.09.04
EDID(Extended Display Identification Data)의 이해 EDID(Extended Display Identification Data)란 무엇일까? EDID 데이터 교환은 소스장치의 출력과 디스플레이와의 통신을 위한 표준화된 의미로 해석된다. 이러한 통신 규약은 이를테면 디스플레이가 필요한 것과 비디오 특성상 없어서는 안될 것이 일치하게 되어 생성되는 소스를 허용할 때 첨부된 .. [카메라·영상] 2012.09.03
MUX(multiplexer) 다중화 장치란? mux and MUX ; 다중화 장치 (어떤 경우에는 다중사용자가 벌이는 텍스트 게임) 통신시스템에서 mux[먹스]는 멀티플렉서(multiplexor)의 약자로서, 하나의 채널에 여러 개의 신호를 실어보내는 장비이다. 다중화는 n개의 입력회선으로부터 데이터를 다중화하여 고용량 데이터 링크로 보내고, 수신 .. [통신] 2012.09.03
Xilinx Video Scaler/OSD Reference Designs Overview Xilinx Video Scaler/OSD Reference Designs Overview The Xilinx Video Scaler/OSD reference designs allow the user to quickly evaluation and experiment with the Xilinx Video Scaler IP core. >> http://www.youtube.com/watch?v=HbFCpvs50Eo [FPGA] 2012.09.03