현재 MIPI C-PHY 사양 버전은 2.1로 2021년 7월에 출시될 예정입니다. 이전 버전과 비교하여 채널 속도가 3.5Gsps에서 6.0Gsps로 증가했으며 최신 CTS 버전은 2.0으로 2020년 4월에 출시될 예정입니다. 다음으로 MIPI C-PHY의 아키텍처에 대해 설명합니다. MIPI C-PHY의 고속 전송 채널은 3 개의 와이어로 구성된 마스터-슬레이브 아키텍처입니다 (그림 2). 블록 다이어그램에서 C-PHY에는 클록 채널이 없으며 D-PHY와 같은 두 가지 전송 모드, 즉 저전력 (저전력, LP) 모드와 고속 (고속, HS) 모드가 있음을 알 수 있습니다. 저전력 모드는 주로 인터페이스 제어 신호 전송에 사용되지만 저속 데이터 전송에도 사용할 수 있으며, 고속 전송 모드는 3상 코딩을 사용하여 채널 데이터를 16비트의 7가지 심볼로 인코딩하고 5가지 값으로 표시합니다. 코딩 이득은 2.28이며, 즉 각 심볼은 2.28비트를 나타낼 수 있습니다.
'[통신]' 카테고리의 다른 글
임피던스 매칭 (1) | 2024.03.06 |
---|---|
[통신] I2C Protocol(프로토콜) (0) | 2023.08.11 |
HDMI 전송량은 어떻게 계산할까? (UHDTV User Forum) (0) | 2023.07.02 |
4K HDMI/SDI 해상도 및 UHD 비디오 신호의 기본 이해 (엔에이소프트) (0) | 2023.07.02 |
[GigE Vision] 화인스텍 블로그 : GigE 인터페이스 (0) | 2023.05.23 |